142427562

Produtos

AM3352BZCZA100

Pequena descrição:

– mDDR: clock de 200 MHz (taxa de dados de 400 MHz)
– DDR2: clock de 266 MHz (taxa de dados de 532 MHz)
– DDR3: clock de 400 MHz (taxa de dados de 800 MHz)
– DDR3L: clock de 400 MHz (taxa de dados de 800 MHz)
- Barramento de dados de 16 bits
- 1 GB de espaço endereçável total


Detalhes do produto

Etiquetas de produtos

Características

Sitara™ ARM® Cortex® de até 1 GHz
-A8 Processador RISC de 32 bits
– NEON™ SIMD Coprocessador
– 32 KB de instrução L1 e 32 KB de cache de dados com erro único

Detecção

– 256 KB de cache L2 com código de correção de erros (ECC)
– 176 KB de ROM de inicialização no chip
- 64KB de RAM Dedicada
– Emulação e Depuração - JTAG
– Controlador de interrupção (até 128 solicitações de interrupção)
Memória On-Chip (RAM L3 Compartilhada)
– 64KB de RAM do Controlador de Memória On-Chip de Uso Geral (OCMC)
- Acessível a todos os mestres
- Suporta retenção para ativação rápida
Interfaces de Memória Externa (EMIF)
– mDDR(LPDDR), DDR2, DDR3, DDR3L

Controlador

– mDDR: clock de 200 MHz (taxa de dados de 400 MHz)
– DDR2: clock de 266 MHz (taxa de dados de 532 MHz)
– DDR3: clock de 400 MHz (taxa de dados de 800 MHz)
– DDR3L: clock de 400 MHz (taxa de dados de 800 MHz)
- Barramento de dados de 16 bits
- 1 GB de espaço endereçável total
– Suporta configurações de um dispositivo de memória x16 ou dois x8
– Controlador de memória de uso geral (GPMC)
– Interface de memória assíncrona flexível de 8 bits e 16 bits com até sete seleções de chip (NAND, NOR, Muxed-NOR, SRAM)
– Usa código BCH para suportar ECC de 4, 8 ou 16 bits
– Usa código Hamming para suportar ECC de 1 bit
– Módulo localizador de erros (ELM)
– Usado em conjunto com o GPMC para localizar endereços de erros de dados de polinômios de síndrome gerados usando um algoritmo BCH
– Suporta localização de erro de bloco de 4, 8 e 16 bits por bloco de 512 bytes com base em algoritmos BCH
Subsistema de Unidade Programável em Tempo Real e Subsistema de Comunicação Industrial (PRU-ICSS)
– Suporta protocolos como EtherCAT®, PROFIBUS, PROFINET, EtherNet/IP™ e mais
– Duas Unidades de Tempo Real Programáveis ​​(PRUs)
– Processador RISC Load/Store de 32 bits capaz de rodar a 200 MHz
– 8 KB de RAM de instrução com detecção de erro único (paridade)
– 8 KB de RAM de dados com detecção de erro único (paridade)
– Multiplicador de 32 bits de ciclo único com acumulador de 64 bits
– Módulo GPIO aprimorado fornece suporte ShiftIn/Out e trava paralela em sinal externo
– 12 KB de RAM compartilhada com detecção de erro único (paridade)
– Três bancos de registradores de 120 bytes acessíveis por cada PRU
– Controlador de interrupção (INTC) para lidar com eventos de entrada do sistema
– Barramento de Interconexão Local para Conexão dos Mestres Internos e Externos aos Recursos Dentro do PRU-ICSS
– Periféricos Dentro do PRU-ICSS:
– Uma porta UART com pinos de controle de fluxo,
Suporta até 12Mbps
– Um Módulo de Captura Aprimorada (eCAP)
- Duas portas Ethernet MII que suportam Industrial
Ethernet, como EtherCAT
– Uma porta MDIO
Módulo de gerenciamento de energia, reinicialização e relógio (PRCM)
– Controla a entrada e saída dos modos Stand-By e Deep-Sleep
– Responsável pelo sequenciamento de hibernação, sequenciamento de desligamento do domínio de energia, sequenciamento de ativação e sequenciamento de ativação do domínio de energia
– Relógios
- Alta frequência integrada de 15 a 35 MHz
Oscilador usado para gerar um relógio de referência para vários relógios de sistema e periféricos
- Suporta ativação e desativação de relógio individual
Controle de Subsistemas e Periféricos para
Facilitar a Redução do Consumo de Energia
– Cinco ADPLLs para gerar relógios do sistema
(Subsistema MPU, Interface DDR, USB e Periféricos [MMC e SD, UART, SPI, I2C], L3, L4, Ethernet, GFX [SGX530], LCD Pixel Clock)


  • Anterior:
  • Próximo: